自考题库
首页
所有科目
自考历年真题
考试分类
关于本站
游客
账号设置
退出登录
注册
登录
出自:西安交通大学——数字电子技术
两个与非门构成的基本RS触发器,当Q=1、 =0时,当两个输入信号 和 时触发器的输出Q会( B )。
两模数分别为M1和M2的计数器串接而构成的计数器,其总模数为( B )。
门电路输入端对地所接电阻R≤ROFF时,相当于此端( B )。
门电路输入端对地所接电阻R≥RON时,相当于此端( A )。
门级组合电路是指( B )的电路。
某触发器的2个输入X1、X2和输出Q的波形如下图所示,试判断它是( B )触发器。
某集成电路封装内集成有4个与非门,它们输出全为高电平时,测得5V电源端的电流为8 ,输出全为0时,测得5V电源端的电流为16 ,该TTL与非门的功耗为( C )
某逻辑电路由一个功能块电路组成,整体电路的逻辑功能与这个功能块原来的逻辑功能( C )。
七段译码器74LS47的输入是4位( D ),输出是七段反码。
请判断以下哪个电路不是时序逻辑电路(C)
如果把D触发器的输出 反馈连接到输入D,它输出Q的脉冲波形的频率为CP脉冲频率f的 ( D )。
如果把触发器的JK输入端接到一起,该触发器就转换成( A )触发器。
如果把触发器的JK输入端接到一起,该触发器就转换成( B )触发器。
如果触发器的次态仅取决于CP ( A )时输入信号的状态,就可以克服空翻。
如要将一个最大幅度为5.1V的模拟信号转换为数字信号,要求输入每变化20mV,输出信号的最低位(LSB)发生变化,应选用( B )位ADC。
若将输入脉冲信号延迟一段时间后输出,应用( B )电路。
若双积分A/D转换器第一次积分时间T1取20mS的整倍数,它便具有( B )的优点。
若停电数分钟后恢复供电,( C )中的信息能够保持不变。
三极管开关电路中,影响开关速度的主要因素是( C )。
三态寄存器的( D )信号无效时,寄存器输出为高阻状态。
十进制数36转换为十六进制数,结果为( B )。
数字电路中,当晶体管的饱和深度变浅时,其工作速度( C )。
数字电路中,晶体管的工作于( D )状态。
数字电路中使用的是( A )。
数字电路中最常用的BCD码是( B )。
数字系统中,常用( A )电路,将输入缓变信号变为矩形脉冲信号。
数字系统中,常用( B )电路,将输入脉冲信号变为等幅等宽的脉冲信号。
数字系统中,降低尖峰电流影响,所采取的措施是( C )。
数字系统中,能实现精确定时的电路是( B )。
数字系统中,能自行产生矩形波的电路是( C )。
数字信号是( B )。
顺序加工控制系统的控制时序可用( B )电路实现。
同步RS触发器的两个输入信号R S为00,要使它的输出从0变成1,它的R S应为( B )。
维持阻塞型D触发器的状态由CP ( A ) 时D的状态决定。
下列电路中,属于时序逻辑电路的是( C )。
下列几种A/D转换器中,转换速度最快的是( A)
小容量RAM内部存储矩阵的字数与外部地址线数n的关系一般为( A )。
要将方波脉冲的周期扩展10倍,可采用(C)。
要扩展成8K′8 RAM,需用用512′4的RAM ( C )片。
要使JK触发器的输出Q从1变成0,它的输入信号JK应为( B )。
已知二输入逻辑门的输入A、B和输出F的波形如下图所示,这是哪种逻辑门的波形?( C )
以下可编程逻辑器件中,集成密度最高的是( D )。
译码器的任务是( A )。
用1M×4的DRAM芯片通过( A )扩展可以获得4M×8的存储器。
用不同数制的数字来表示2004,位数最少的是( A )。
用不同数制的数字来表示2007,位数最少的是( D )。
用卡诺图化简具有无关项的逻辑函数时,若用圈1法,在包围圈内的′是按 处理;在包围圈外的′是按 处理。( B )
用原码输出的译码器实现多输出逻辑函数,需要增加若干个( C )。
与4位串行进位加法器比较,使用超前进位全加器的目的是( C )。
与倒T型电阻网络DAC相比,权电流网络D/A转换器的主要优点是消除了( B )对转换精度的影响。
首页
<上一页
1
2
3
4
下一页>
尾页