出自:河南理工大学-数字电子技术

对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为() A.0 B.1 C.Q D.不确定
已知Y=A+AB′+A′B,下列结果中正确的是() A.Y=A B.Y=B C.Y=A+B D.Y=A′+B′
(1001111)2的等值十进制数是() A.97 B.15.14 C.83 D.79
图中为CMOS门电路,其输出为()状态 A.高电平 B.低电平 C.高阻态 D.不确定
电源电压为+12V的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电 压△VT不是()。 A.4V B.6V C.8V D.12V
为了将三角波换为同频率的矩形波,不应选用() A.施密特触发器 B.单稳态触发器 C.多谐振器 D.计数器
函数F(A,B,C)=AB+BC+AC的最小项表达式为() A.F(A,B,C)=∑m(0,2,4) B.(A,B,C)=∑m(3,5,6,7) C.F(A,B,C)=∑m(0,2,3,4) D.F(A,B,C)=∑m(2,4,6,7)
8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出012YYYYY的值不是() A.111 B.10 C.0 D.101
四个触发器组成的环行计数器最多有()个有效状态。 A.4 B.6 C.8 D.16
已知ABABBAYY,下列结果正确的是() A.Y=A B.Y=B C.ABYYY D.Y=1
已知A=(10.44)10(下标表示进制),下列结果正确的是() A.A=(1010.1)2 B.A=(0A.8)16 C.A=(12.4)8 D.A=(20.21)5
下列说法不正确的是() A.当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 B.三态门输出端有可能出现三种状态(高阻态、高电平、低电平) C.OC门输出端直接连接可以实现正逻辑的线与运算 D.集电极开路的门称为OC门
以下错误的是() A.数字比较器可以比较数字大小 B.半加器可实现两个一位二进制数相加 C.编码器可分为普通全加器和优先编码器 D.上面描述至少有一个不正确
电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3Q2Q1为“011”,请问时钟作用下,触发器下一状态不为() A.“110” B.“100” C.“010” D.“000”
指出下列电路中能够把串行数据变成并行数据的电路应该不是() A.JK触发器 B.3/8线译码器 C.移位寄存器 D.十进制计数器
N个触发器可以构成最大计数长度(进制数)为()的计数器 A.N B.2N C.N2 D.2N
某计数器的状态转换图如下,其计数的容量为() A.8 B.5 C.4 D.3
已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为()。 A.Qn+1=A B.nn1nQAQAQQQ C.nn1nQBQAQQQ D.Qn+1=B
有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为()。 A.8.125V B.4V C.6.25V D.9.375V
函数F=AB+BC,使F=1的输入ABC组合为() A.ABC=000 B.ABC=010 C.ABC=101 D.ABC=110
半加器和的输出端与输入端的逻辑关系不是() A.与非 B.或非 C.与或非 D.异或
TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出: 不是() A.100000 B.11011111 C.11110111 D.100
不属于组合逻辑电路的部件是() A.编码器 B.寄存器 C.触发器 D.计数器
只能按地址读出信息,而能写入信息的存储器为() A.RAM B.ROM C.PROM D.EPROM
8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出012YYYYY的值是() A.111 B.10 C.0 D.101
有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是() A.1011--0110--1100--1000--0000 B.1011--0101--0010--0001--0000 C.1011--1100--1101--1110--1111 D.1011--1010--1001--1000--0111
已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7~Y0是() A.11111101 B.10111111 C.11110111 D.11111111
一只四输入端或非门,使其输出为1的输入变量取值组合有()种 A.15 B.8 C.7 D.1
要将方波脉冲的周期扩展10倍,不可采用() A.10级施密特触发器 B.10位二进制计数器 C.十进制计数器 D.10位D/A转换器
下列几种TTL电路中,输出端可实现线与功能的电路不是() A.或非门 B.与非门 C.异或门 D.OC门
对CMOS与非门电路,其多余输入端不正确的处理方法是() A.通过大电阻接地(>1.5KΩ) B.悬空 C.通过小电阻接地(<1KΩ) D.通过电阻接V
有符号位二进制数的原码为(11101),则对应的十进制不是() A.-29 B.29 C.-13 D.13
下图中触发器的次态方程Qn+1为()。 A.A B.0 C.Qn D.Q n
RS触发器要求状态由0→1其输入信号为() A.RS=01 B.RS=×1 C.RS=×0 D.RS=10
电源电压为+12V的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电 压△VT为()。 A.4V B.6V C.8V D.12V
为了将三角波换为同频率的矩形波,应选用() A.施密特触发器 B.单稳态触发器 C.多谐振器 D.计数器
有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压不是()。 A.8.125V B.4V C.6.25V D.9.375V
(30.25)10=( )2=( )16
逻辑函数L=+A+B+C+D=( )
三态门输出的三种状态分别为:( )、( )和( )
八进制数(34.2)8的等值二进制数为( )2
逻辑函数有四种表示方法,它们分别是真值表、逻辑图、逻辑表达式和()
若将一个正弦波电压信号转换成同一频率的矩形波,应采用( )电路
将2004个“1”异或起来得到的结果是( )
用4个触发器可以存储( )位二进制数
存储容量为4K×8位的RAM存储器,其地址线为12条、数据线为( )条
十进制数98的8421BCD码为()8421BCD
TTL与非门的多余输入端悬空时,相当于输入---电平
一个JK触发器有( )个稳态,它可存储( )位二进制数
半加器和的输出端与输入端的逻辑关系是( )