自考题库
首页
所有科目
自考历年真题
考试分类
关于本站
游客
账号设置
退出登录
注册
登录
出自:河南科技大学计算机接口技术
2[单选题,1分] 以下各指令中正确的是 。 A.IN 63H,AX B.IN AX,63H C.MOV ES,2D00H D.MOV [DI],[SI]
[单选题,1分] 如果SP=2000H,则指令PUSH AX,PUSH BX, PUSH CX,POP AX执行后,SP的值为 。 A.2004H B.1FFEH C.1FFCH D.1996H
[单选题,1分] 在汇编语句MOV AX,[BX+SI]中,源操作数的寻址方式是 。 A.直接寻址 B.基址寻址 C.间址寻址 D.基址加变址寻址
[单选题,1分] 下面的陈述中正确的是 。 A.端口是能够CPU直接访问的寄存器地址 B.端口是由多个寄存器组成,同时能够进行读/写操作 C.一个接口就是一个端口 D.A、B、C都不正确
[单选题,1分] 整数零的原码和反码的表示分别有 种。 A.2和1 B.2和2 C.1和1 D.1和2
[单选题,1分] 在外部中断源的中断服务程序结束时,一般应向8259发送中断结束命令,其目的是让 的相应位清零 。 A.中断请求寄存器IRR B.中断屏蔽寄存器IMR C.中断服务寄存器ISR D.标志寄存器EFLAGS
[单选题,1分] 异步通信方式字符格式中可以缺省的部分是 A.起始位 B.停止位 C.校验位 D.数据位
[单选题,1分] 设某容量为12K字节的RAM存储器,其首地址为3000H,则其终地址为 A.4000H B.5FFFH C.3BFFH D.37FFH
[单选题,1分] 下列存储器 存取速度最快。 A.SRAM B.DRAM C.EPROM D.硬磁盘
[单选题,1分] 当CPU对8259A进行中断响应的时候,在第二个周期中,8259A所做的工作是 。 A.对IRR置位 B.对ISR复位 C.对IMR置位 D.送出中断响应信号
[单选题,1分] 已知AX=1025H,BL=03H,则语句MUL BL执行后AX的值为 。 A.3075H B.0075H C.006FH D.306FH
[单选题,1分] 在汇编语句MOV AX,[BX+SI]中,源操作数的寻址方式是 。 A.直接寻址 B.基址寻址 C.间址寻址 D.基址加变址寻址
[单选题,1分] 两片8259A级联时可提供的中断源总数为 个。 A.15 B.16 C.8 D.14
[单选题,1分] 8086系统的中断向量表中,若从0000H:005CH单元开始由低地址到高地址依次存放10H、20H、30H、40H四个字节,则对应的中断类型码和中断服务程序的入口地址分别为 。 A.17H,4030H:2010H B.17H,2010H:4030H C.16H,4030H:2010H D.16H,2010H:4030H
[单选题,1分] 微机地址总线的作用是 。 A. 用于选择存储单元 B.用于选择进行信息传输的设备 C.用于指定存储单元和I/O设备接口电路的地址 D.用于选择数据总线的宽度
[单选题,1分] 8255A有3种工作方式,能工作在工作方式2的口有 。 A.A口和B口 B.B口和C口 C.B口 D.A口
[单选题,1分] 8259分别有 个 ICW和OCW。 A.2, 4 B.4, 2 C.4, 3 D.3, 4
[单选题,1分] 可编程并行接口8255A具有 。 A.两个8位(A口、B口) 和两个4位(C口的高、低各4位)并行输入输出端口 B.两个8位(A口、C口) 和两个4位(B口的高、低各4位)并行输入输出端口 C.两个8位(B口、C口) 和两个4位(A口的高、低各4位) 并行输入输出端口 D.两个4位(A口、B口) 和一个8位(C口) 并行输入输出端口
8086汇编语言中,清除方向标志的指令是 。 A.CLI B.CLD C.STI D.STD
[单选题,1分] ADD AX,[BX+8] 的源操作数在当前 。 A.堆栈段 B.数据段 C.代码段 D.程序段
[单选题,1分] 8086CPU外部的数据总线和地址总线分别为_______位。 A.16,16 B.16,20 C.8,16 D.20,20
[单选题,1分] 某存储器芯片有地址线13根、数据线8根,该存储器芯片的存储容量为 。 A.15K×8 B.32K×256 C.8K×8 D.32K×8
[单选题,1分] 某存储单元的段基址为3806H,段内偏移地址为2A48H,该存储单元的物理地址为 。 A.4100H B.3AA08H C.3B008H D.3AAA8H
[单选题,1分] 指令MOV 0283H[BX][SI], AX中目标操作数的寻址方式为 。 A.寄存器寻址 B.基址变址相对寻址 C.基址寻址 D.变址寻址
[单选题,1分] 设(DS)=426AH,偏移量为86H,该字节的物理地址是 。 A.43F00H B.42726H C.42706H D.42720H
[单选题,1分] 某段数据的起始地址为20000H,末地址为2FFFFH,则段寄存器DS内容为 。 A.0000H B.1000H C.2000H D.20000H
[单选题,1分] 某存储器芯片有地址线13根、数据线8根,该存储器芯片的存储容量为 。 A.15K×8 B.32K×256 C.8K×8 D.32K×8
[单选题,1分] 某存储单元的段基址为3806H,段内偏移地址为2A48H,该存储单元的物理地址为 。 A.4100H B.3AA08H C.3B008H D.3AAA8H
[单选题,1分] 8086在响应外部HOLD请求后, 。 A.转入特殊中断服务程序 B.进入等待周期 C.只接收外部数据 D.所有三态引脚处于高阻,CPU放弃对总线控制权
[单选题,1分] 定义4个字节的伪指令是 。 A.DB B.DW C.DD D.DQ
[单选题,1分] 乘法指令中的两个操作数,其中有一个是隐含固定在 。 A.AL或AX B.BL或BX C.CL或CX D.DL或DX
[单选题,1分] CPU在执行指令过程中,BIU每完成一次对存储器或I/O端口的访问过程,称为一个 。 A.时钟周期 B.总线周期 C.总线读周期 D.总线写周期
[单选题,1分] I/O端口间接寻址方式是将被寻址端口地址存放在 寄存器中。 A.AX B.BX C.CX D.DX
[单选题,1分] 一ROM芯片地址范围为0000H~03FFH,该ROM芯片可寻址单元有 。 A.1K B.2K C.4k D.8k
[单选题,1分] 变量定义后具有类型属性,非法的类型属性是 。 A.字节性 B.字型 C.字符型 D.双字型
[单选题,1分] 8086CPU一次可以并行传送 位数据信息。 A.8 B.16 C.8/16 D.32
[单选题,1分] 下面的数据交换指令中,错误的操作是 。 A.XCHG AX,DI B.XCHG BX,[SI+DAT] C.XCHG CX,DS D.XCHG BUF,DX
[单选题,1分] CPU与接口之间传送信息的方式一般有 。 A.无条件 B.查询方式 C.中断方式和DMA方式 D.以上都有
[单选题,1分] 二进制数011001011110的十六进制和八进制分别为 。 A.54EH和3156Q B.65H和3276Q C.54H和3176Q D.65EH和3136Q
[单选题,1分] 8086有两种工作方式,当8086处于最小方式时,MN/接 。 A.+12V B.-12V C.+5V D.地
[单选题,1分] 一片中断控制器8259A能管理 级硬件中断。 A.10 B.8 C.64 D.2
[单选题,1分] INTEL 8251A在串行异步通信时,是用外部时钟来和接收的数据进行同步的,设通信 的波特率为1200bps,外部时钟是通信波特率的16倍,则外部时钟速率为 。 A.48K B.96K C.19.2K D.384K
[单选题,1分] 当INTEL 8253可编程计时器/计数器的RW1、RW0定为11时,写入计数值时的顺序为 。 A.先写高8位,再写低8位 B.16位同时写入 C.先写低8位,再写高8位 D.只写高8位,低8位自动写入
[单选题,1分] 用1024×1位RAM芯片设计一个128KB的存储器系统,问需要有 片芯片组成。 A.1024 B.2048 C.128 D.256
[单选题,1分] 当进行DMA操作时,CPU必须让出 给DMAC。 A.总线 B.地址总线 C.数据总线 D.控制总线
[单选题,1分] 在8255中,能工作在方式2下的是 。 A.端口A B.端口B C.端口C D.控制端口
[单选题,1分] 当采用二进制计数方式时,8253的最大计数值是 。 A.65536 B.9999 C.65535 D.10000
[单选题,1分] 中断类型号为21H的中断向量存放在内存地址 开始的四个物理存储单元中。 A.21H B.42H C.84H D.128H
[单选题,1分] 若AX=1024H,BL=03H,则语句“MUL BL”执行后AX的值为 。 A.3072H B.0072H C.006CH D.306CH
[多选题,2分] 8086的一个总线周期,可以传送的字节数为( ) A.1个 B.2个 C.3个 D.4个 E.8个
首页
<上一页
1
2
3
4
5
下一页>
尾页